## Arquitectura de Computadoras 1 Segundo examen parcial - año 2024 - Tema B

## <u>Indicaciones</u> (Leer atentamente):

- Escribir nombre y apellido.
- Todos los ejercicios tienen el mismo puntaje: 100/13=7.7%.
- Se aplica la escala de notas definida en la Ordenanza 108/10 emitida por el Consejo Superior de la Universidad Nacional de Cuyo, la cual se adjunta a continuación.

| Resultado   | Escala Numérica | Escala Porcentual |
|-------------|-----------------|-------------------|
|             | Nota            | %                 |
| NO APROBADO | 0               | 0%                |
|             | 1               | 1 a 12%           |
|             | 2               | 13 a 24%          |
|             | 3               | 25 a 35%          |
|             | 4               | 36 a 47%          |
|             | 5               | 48 a 59%          |
| APROBADO    | 6               | 60 a 64%          |
|             | 7               | 65 a 74%          |
|             | 8               | 75 a 84%          |
|             | 9               | 85 a 94%          |
|             | 10              | 95 a 100%         |

| Ejercicio 1  La hoja de datos de una memoria indica la siguiente información acerca de sus pines.:  A0-A11: Row Address Imput A0-A9: Column Address Imput WE: Write Enable RAS: Row Address Select. CAS: Column Address Select. D0-D15: Data                                                                                                                          | Indique el tipo y organización de memoria.  a. SRAM de 1M x 16 b. DRAM de 1M x 16 c. SRAM de 2M x 16 d. DRAM de 2M x 16 e. SRAM de 1M x 32 f. DRAM de 1M x 32 g. Ninguna respuesta es correcta.                                                                                                                                                       |
|-----------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|-------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|
| Ejercicio 2 Indique la diferencia entre una SRAM y una DRAM.  a. La SRAM puede escribirse, la DRAM no.  b. La SRAM puede borrarse eléctricamente, la DRAM por ultravioleta.  c. La SRAM debe refrescarse periódicamente, la DRAM no.                                                                                                                                  | <ul> <li>d. La SRAM es de acceso aleatorio, la DRAM no.</li> <li>e. La SRAM se direcciona por filas y columnas, la DRAM no.</li> <li>f. La DRAM debe refrescarse periódicamente, la SRAM no.</li> <li>g. Ninguna respuesta es correcta</li> </ul>                                                                                                     |
| Ejercicio 3 Los procesadores con arquitectura x86_64 poseen direcciones virtuales de 48 bits. Los mismos poseen un tamaño de páginas de 4 KB. Suponga que una de dichas computadoras posee 16 GB de memoria RAM instalada. Indique la cantidad máxima de páginas y la cantidad de marcos de página.                                                                   | <ul> <li>a. 32 T páginas. 4 K marcos de página.</li> <li>b. 64 T páginas. 4 K marcos de página.</li> <li>c. 32 G páginas. 4 M marcos de página.</li> <li>d. 64 G páginas. 4 M marcos de página.</li> <li>e. 32 G páginas. 4 K marcos de página.</li> <li>f. 32 T páginas. 4 M marcos de página.</li> <li>g. Ninguna respuesta es correcta.</li> </ul> |
| Ejercicio 4  Los procesadores con arquitectura ARM v7 poseen espacio de direcciones virtuales de 32 bits y páginas de 64KB. Un programa posee las siguientes características: 50 MB de memoria necesaria.  512 páginas con bits de presencia en 1.  256 páginas con bits de modificado en 1.  Indique la cantidad de bytes que es necesario actualizar al disco duro. | ☐ a. 0 MB ☐ b. 2 MB ☐ c. 16 MB ☐ d. 18 MB ☐ e. 32 MB ☐ f. 48 MB ☐ g. Ninguna respuesta es correcta.                                                                                                                                                                                                                                                   |
| Ejercicio 5 La computadora Raspberry Pi3 posee espacio de direcciones virtuales de 32 bits y páginas de 64 KB. Un programa posee su página 24 <sub>16</sub> en el marco de página A2C2 <sub>16</sub> . Indique la dirección física en la cual se encuentra almacenada la dirección lógica 245193 <sub>16</sub> .                                                      | Escriba aquí su respuesta:                                                                                                                                                                                                                                                                                                                            |
| Ejercicio 6 El tamaño de la línea de caché de procesadores i3, i5 e i7 es de 64 bytes. Indique el desplazamiento dentro de su bloque de la dirección A8C16 <sub>16</sub> .                                                                                                                                                                                            | Escriba aquí su respuesta:                                                                                                                                                                                                                                                                                                                            |

| <b>Ejercicio 7</b> Una computadora posee 32 bits para direcciones virtuales. El tamaño de la línea de caché es 128 posiciones de memoria. La memoria de etiquetas posee las siguientes etiquetas: 1 <sub>16</sub> y 2 <sub>16</sub> . Indique cual de las siguientes direcciones de memoria generará un fallo de caché.                      | <ul> <li>□ a. 120<sub>10</sub></li> <li>□ b. 132<sub>10</sub></li> <li>□ c. 255<sub>10</sub></li> <li>□ d. 256<sub>10</sub></li> <li>□ e. 380<sub>10</sub></li> <li>□ f. Ninguna respuesta es correcta.</li> </ul>                                                                                                                                    |
|----------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|-------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|
| Ejercicio 8  Para un procesador que utiliza mapeo en memoria para acceder a dispositivos de entrada salida, ¿Qué acción realizará la siguiente instrucción?  MOV C,[0x0420]  a. Escribe solo en memoria.  b. Lee un dado solo desde memoria.  c. Escribe un dato solo en un periférico.                                                      | <ul> <li>d. Lee un dato solo desde un periférico.</li> <li>e. Escribe un dato en memoria o en un periférico.</li> <li>f. Lee un dato desde memoria o desde un periférico.</li> <li>g.Produce un error.</li> <li>h. Ninguna respuesta es correcta</li> </ul>                                                                                           |
| Ejercicio 9  El método de DMA es adecuado para:  a. Transferir grandes bloques de datos entre dispositivos de entrada salida y memoria.  b. Liberar al procesador de ejecutar tareas de entrada salida.                                                                                                                                      | <ul> <li>c. Procesadores de bajo costo.</li> <li>d. Captar eventos en tiempo real.</li> <li>e. Disminuir la cantidad de comunicaciones con los periféricos.</li> <li>f. Ninguna opción es correcta</li> </ul>                                                                                                                                         |
| Ejercicio 10  La siguiente información son datos de un dispositivo brindados por el sistema operativo Linux.  SATA controller producto: Family 6-port SATA Controller fabricante: Intel Corporation información del bus: pci@0000:00:1f.2 capacidades: sata msi pm ahci_1.0 bus_master recursos: irq:25  Sobre el dispositivo podemos decir: | <ul> <li>a. Almacena datos.</li> <li>b. Permite la conexión de dispositivos de almacenamiento de datos.</li> <li>c. Se conecta solo al bus ISA.</li> <li>d. Se conecta a dos buses.</li> <li>e. Permite la conexión de dispositivos externos.</li> <li>f. Permite la conexión de un procesador.</li> <li>g. Ninguna respuesta es correcta.</li> </ul> |
| Ejercicio 11 Cual de las siguientes es una característica propia del bus USB:  a. Permite la conexión de dispositivos externos.  b. En computadoras actuales (Intel i7, AMD Ryzen, etc.) es el bus principal del sistema.                                                                                                                    | <ul> <li>□ c. Entre los buses de expansión, es el más rápido.</li> <li>□ d. Es un bus paralelo.</li> <li>□ e. Permite generar interrupciones a los dispositivos conectados al mismo.</li> <li>□ f. Ninguna respuesta es correcta.</li> </ul>                                                                                                          |
| Ejercicio 12 Un bloque de caché posee un problema de coherencia cuando:  a. La etiqueta del bloque en caché es diferente a la etiqueta del bloque en memoria principal.  b. Los datos del bloque en caché son diferentes a los datos del bloque en memoria principal.                                                                        | <ul> <li>c. No hay espacio en caché para transferir un bloque desde la memoria principal.</li> <li>d. El bloque no está en memoria caché.</li> <li>e. El bloque está en caché pero no en memoria principal.</li> <li>f. El procesador no encuentra el bloque.</li> <li>g. Ninguna respuesta es correcta.</li> </ul>                                   |
| Ejercicio 13  Un procesador que posee un bus de direcciones de 32 bits utiliza entrada salida mediante instrucciones especiales. El mismo necesita 1.5GB de memoria para entrada salida. El tamaño máximo posible de la memoria RAM que podrá instalar será:  □ a. 1.5 GB □ b. 2 GB                                                          | <ul> <li>□ c. 2.5 GB</li> <li>□ d. 2.5 GB</li> <li>□ e. 3.5 GB</li> <li>□ f. 4 GB</li> <li>□ g. 5.5 GB</li> <li>□ h. Ninguna respuesta es correcta.</li> </ul>                                                                                                                                                                                        |